Figure 5-2 du compilateur IP pour PCI Express® Les groupes de guides d’utilisation indiquent plusieurs catégories. Les listes suivantes indiquent chaque catégorie et si les signaux de chaque catégorie ont été ajoutés, supprimés ou modifiés lors de la migration vers Stratix® Appareils V.
Spécifique au composant : aucun mappage direct, les signaux de ce regroupement ont été modifiés ou supprimés.
Reset and Link Training : aucune cartographie directe des signaux de réinitialisation. Certains signaux liés aux réinitialisations dans cette catégorie ont été ajoutés ou supprimés. De plus, il est possible que la définition du signal de réinitialisation ait été modifiée.
Bloc de reconfiguration : cette interface n’existe pas dans les périphériques StratixV.
Contrôle de l’émetteur-récepteur : seuls les signaux équivalents reconfig_fromgxb et reconfig_togxb équivalent restent. Ces deux signaux ont été renommés reconfig_fromxcvr et reconfig_toxrvr.
Configuration (Configuration de la couche de transaction) : le comportement de cette interface a légèrement changé ainsi que la définition de hpg_ctrler.
Simulation d’interface PIPE uniquement :
Signaux PIPE non 8 bits : les signaux d’horloge ont été renommées et des signaux supplémentaires ont été ajoutés.
Interface de test : le mappage et les bits disponibles pour l’utilisation sur cette interface ont changé.
Une description complète du signal individuel dans chaque catégorie de signaux se trouve dans les guides d’utilisation suivants :
Compilateur IP pour guide de l’utilisateur PCI Express
Guide de l’utilisateur de StratixV Hard IP pour PCI Express