ID de l'article: 000074046 Type de contenu: Dépannage Dernière révision: 20/12/2019

Pourquoi les contraintes set_max_skew n’entrent-elle pas en vigueur ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans le document SDC et le manuel de référence de l’API TimeQuest, il est possible que vous trouviez ce texte avec une description incorrecte de set_max_skew :

    set_max_skew contrainte de synchronisation n’est pas affectée par les set_max_delay, les set_min_delay et les set_multicycle_path, mais elle n’affecte pas les set_false_path de set_false_path et les set_clock_groups.

    La description correcte de set_max_skew doit être la suivante :

    La contrainte set_max_skew est affectée par les set_false_path et les set_clock_groups : les chemins coupés par un faux chemin ne seront pas analysés pour se déformer, et aucun autre chemin ne sera comparé pour le fait de s’affranchir si leurs horloges sont exclusives les unes aux autres.

    Résolution

    Les versions futures de l’aide Intel® Quartus® Prime Prime Pro Edition doivent être mises à jour.

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.