ID de l'article: 000074030 Type de contenu: Messages d'erreur Dernière révision: 22/09/2016

Erreur interne : sous-système : VPR20KMAIN, fichier : /quartus/fitter/vpr20k/altera_arch_common/altera_arch_place_delay.c, ligne : 3906

Environnement

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

En raison d’un problème dans le logiciel Quartus® Prime Pro edition, vous pouvez constater cette erreur interne lors de la compilation de votre conception avec la synthèse physique activée.

Résolution

Pour éviter cette erreur, appliquez la contrainte suivante dans votre fichier .qsf (paramètres quartus) :

ALLOW_REGISTER_RETIMING de nom set_global_assignment DÉSACTIVÉ

Ce problème devrait être résolu dans une prochaine version du logiciel Quartus Prime Pro.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.