ID de l'article: 000073928 Type de contenu: Dépannage Dernière révision: 11/06/2019

Pourquoi le HPS GPIO sur Intel® Stratix® périphérique SoC 10 peut-il toujours être contrôlé par le logiciel utilisateur même si ces signaux ne sont pas connectés à la broche de périphérique dans la conception ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    HPS GPIO sont configurés par le logiciel HPS pendant le processus de démarrage, tant que HPS GPIO sont activés dans le système Platform Designer. Ils sont actifs après avoir été configurés par le logiciel FSBL et peuvent être contrôlés par un logiciel utilisateur.  Intel® Quartus® logiciel Prime Edition doit générer un avertissement ou une erreur si ces signaux sont activés dans le système Platform Designer mais ne sont pas connectés aux broches du périphérique de la conception.

    Résolution

    Les versions futures du logiciel Intel Quartus Prime Edition doivent générer un message d’erreur/d’avertissement si les signaux GPIO HPS sont activés dans le système Platform Designer mais ne sont pas connectés à la broche de périphérique de la conception.

    Produits associés

    Cet article concerne 1 produits

    FPGA SoC Intel® Stratix® 10 GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.