ID de l'article: 000073793 Type de contenu: Dépannage Dernière révision: 11/09/2012

Quelle est la valeur de la propriété constantBurstBeior dans mon contrôleur SDRAM DDR3 avec UniPHY ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

L’interface Avalon memory-mapped possède une propriété constanteBurstBeior qui s’applique à la manière dont le maître/esclave doit gérer l’adresse et les signaux de réduction en rafale. Lorsque constantBurstBeior est défini sur le vrai, l’adresse et l’count doivent rester stables tout au long d’une rafale. Lorsque constantBurstBevolior est défini sur un faux, l’adresse et le suracompte sont échantillonnés lors de la première transaction d’un sursaut. Il n’est donc pas important que l’adresse et le décomptement soient modifiés lors de toutes les transactions sous-séquentes d’un sursaut.

Les contrôleurs basés sur UniPHY ont une configuration constantBurstBeior fausse et nécessitent uniquement que l’adresse (avl_addr) et le compte en rafale (avl_size) restent stables lors de la première transaction d’un sursaut.

Produits associés

Cet article concerne 9 produits

FPGA Arria® V GX
FPGA Stratix® V E
FPGA Stratix® V GS
FPGA Stratix® V GT
FPGA Stratix® V GX
FPGA Stratix® IV E
FPGA Stratix® II GX
FPGA Stratix® II GT
FPGA Stratix® III

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.