état
Launched
Date de lancement
Q2'19
Interruption inattendue
1
Lithographie
10 nm
Conditions d'utilisation
Automotive, Base Transceiver Station

Ressources

Éléments logiques (EL)
573480
Modules logiques adaptatifs (ALM)
194000
Registres du module logique adaptatif (ALM)
777600
Boucles de structure et d'E/S à phase asservie (PLL)
18
Mémoire embarquée maximale
62 Mb
Mémoire à bande passante maximale
12 GB
Blocs DSP (Digital Signal Processing)
1640
Format DSP (Digital Signal Processing)
Fixed Point (hard IP), Floating Point (hard IP), Multiply, Multiply and Accumulate, Variable Precision
Système processeur matériel (HPS)
Quad-core 64 bit Arm* Cortex*-A53
Blocs cryptographiques durs
1
Contrôleurs de mémoire matériels
Oui
Interfaces de mémoire externes (EMIF)
DDR4, QDR IV
Mémoire flash de l'utilisateur
Oui
Stockage de configuration interne
Oui

Configuration E/S

Nombre maximal d'E/S utilisateur
384
Prise en charge des normes d'E/S
1.2 V LVCMOS, 1.8 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, True Differential Signaling
Nbre maximal de paires LVDS
192
Nombre maximal d'émetteurs-récepteurs sans retour à zéro (NRZ, Non-Return to Zero)
32
Débit de données maximal sans retour à zéro (NRZ)
32 Gbps
Nombre maximal d'émetteurs-récepteurs à modulation d'impulsions en amplitude (PAM4, Pulse-Amplitude Modulation)
24
Débit de données maximal à modulation d'impulsions en amplitude (PAM4)
58 Gbps
IP matérielle de protocole d'émetteur-récepteur
PCIe Gen4, 10/25/50/100/200/400G Ethernet

Technologies avancées

Hyper-registres
Oui
Sécurité du flux binaire des FPGA
Oui
Convertisseur analogique-numérique
Oui

Spécifications du package

Options de packages
R1546A

Infos supplémentaires