Infos essentielles

Collection de produits
état
Launched
Date de lancement
2012
Lithographie
28 nm

Ressources

éléments logiques (EL)
25000
Modules logiques adaptatifs (ALM)
9434
Registres du module logique adaptatif (ALM)
37736
Boucles de structure et d'E/S à phase asservie (PLL)
5
Mémoire embarquée maximale
1.538 Mb
Blocs DSP (Digital Signal Processing)
36
Format DSP (Digital Signal Processing)
Variable Precision
Système processeur matériel (HPS)
Dual-core Arm* Cortex*-A9
Contrôleurs de mémoire matériels
Oui
Support mémoire externe (EMIF)
DDR2, DDR3, LPDDR2

Configuration E/S

Nombre maximal d'utilisateurs des E/S
145
Prise en charge des normes d'E/S
3.0 V to 3.3 V LVTTL, 1.2 V to 3.3 V LVCMOS, PCI, PCI-X, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL, HiSpi, SLVS, Sub-LVDS
Nbre maximal de paires LVDS
69
Nbre maximum d'émetteurs-récepteurs NRZ
6
Débit de données NRZ maximal
3.125 Gbps
IP matérielle de protocole d'émetteur-récepteur
PCIe Gen1

Technologies avancées

Sécurité du flux binaire des FPGA
Oui
Convertisseur analogique-numérique
Non

Spécifications du package

Options de packages
U672

Infos supplémentaires

URL d'infos complémentaires