Unité de traitement de l’infrastructure FPGA (IPU)
Les IPU sont des plateformes avancées d’accélération d’infrastructure basées sur des processeurs Altera FPGAs et Intel® Xeon® D.
Unité de traitement de l’infrastructure FPGA (IPU)
Les IPU accélèrent les charges de travail d’infrastructure Cloud
Altera IPU sont des appareils de mise en réseau qui associent le puissant processeur Intel® Xeon® D à une FPGA Altera hautes performances étroitement couplée. Ces IPU sont une évolution de la gamme de produits SmartNIC, conçue avec un FPGA d’accélérer et de gérer en toute sécurité les charges de travail d’infrastructure avec une programmabilité matérielle et logicielle flexible. Altera propose des plateformes de développement IPU et Altera partenaires proposent des solutions prêtes à la production disponibles à l’achat.
Centre de données d’entreprise « classique » vs centre de données IPU
Contrairement à l’approche classique des centres de données d’entreprise, les IPU sont conçues pour décharger l’ensemble de la pile de réseau et de stockage du processeur hôte, accélérant ainsi les charges de travail de l’infrastructure Cloud à forte intensité de calcul tout en fournissant une couche supplémentaire de sécurité intégrée au matériel. FPGA les IPU accélèrent généralement les fonctions d’infrastructure telles que la virtualisation du réseau, la virtualisation du stockage, l’isolation de la sécurité et la mise à disposition d’une source de confiance.
Produits
Altera FPGA plateformes IPU sont ciblées pour des charges de travail telles que l’intelligence artificielle (IA), Open vSwitch (OVS), NVMe over Fabrics (NVMeoF), RDMA over Converged Ethernet v2 (RoCEv2) et Security (TLS, TCP, RoT).
Plateforme IPU F2000X-PL
• 2 x connectivité 100 GbE
• Agilex™ 7 FPGA série F
• SoC Intel® Xeon® D-1736
• PCIe 4.0 x 16
Plateforme IPU C5000X-PL
• Connectivité 2 x 25 GbE
• Stratix® 10 DX FPGA
• Processeur Intel® Xeon® D
• PCIe 4.0 x 8
Dossier : les IPU améliorent la latence du réseau dans les applications basées sur des microservices
Dossier : Accélérez votre centre de données avec les Intel® FPGA
Dossier : Infrastructure Cloud basée sur l'IPU : le pilier de l'activité numérique
Guide de sélection de la plateforme
Fonctionnalités | Plateforme IPU F2000X-PL | Plateforme IPU C5000X-PL |
---|---|---|
Catégorie de Plateforme | ||
Marché cible | L’UIP pour CSP | L’UIP pour CSP |
Type | Altera FPGA l’UIP | Altera FPGA l’UIP |
Ressources FPGA | ||
FPGA | FPGA Agilex™ série 7 | Stratix® 10 DX |
Logic Elements | 2 300 K | 1 325 000 |
Mémoire sur puce | 222 Mo | 114 Mo |
DSP Blocks | 3,200 | 5,184 |
Le processeur | ||
Typ. | Processeur Intel® Xeon® D à 8 cœurs |
Processeur Intel® Xeon® D-1612 |
de mémoire vidéo | ||
DDR4 | 16 Go FPGA, 16 Go SoC |
20 Go FPGA |
SRAM | - | - |
HBM | - | - |
Flash | 2 Go |
1,25 Gb |
Interfaces et modules | ||
PCI Express | 4,0 x 16 | 3.0 x 8, 4.0 x 8 (Option) |
QSFP Interface | 2x QSFP avec configuration jusqu’à 2x100 GbE | - |
Interface réseau | 2x 100 Gbit/s |
2x 25 Gbit/s |
Contrôleur de gestion de la carte mère (BMC) FPGA MAX® 10 | Option pour MAX® 10 BMC | Option pour MAX® 10 BMC |
Mécanique, Thermique et puissance | ||
Format | Emplacement unique pleine hauteur, 3/4 de longueur En option : pleine hauteur, 1/2 longueur à double emplacement |
pleine hauteur, 1/2 longueur |
Largeur | Emplacement simple ou double |
Emplacement unique |
Consommation électrique maximale (TDP) | 150 W |
36 W (FPGA) + 22/30 W (processeur Intel Xeon D 4C/8C) |
Assistance des outils | ||
Open FPGA Stack (OFS) | Oui | Non |
Logiciel Quartus® Prime | Oui | Oui |
DPDK (Data Plane Development Kit - kit de développement de plan de données) | Oui | Oui |
Kit IPDK (Infrastructure Programmer Development Kit) | Oui | Non |
Kit SPDK (kit de développement des performances de stockage) | Oui | Oui |
P4 Programmable | Oui | Non |
Conseils d'achat | ||
Contact | Carte réseau IPU Napatech F2070X | Carte réseau IPU C5020X d’Inventec |
Carte réseau IPU C5010X de Silicom |
FAQ
Foire aux questions
Altera fournit et prend en charge le matériel et les logiciels de la plateforme de référence, tandis que nos partenaires mettent ces plateformes en production et fournissent un support pour la solution. Vous pouvez acheter une solution prête à la production auprès de l’un de nos partenaires.
Contrairement à la SmartNIC, les IPU comprennent un complexe de processeurs Intel® Xeon® D qui permet de décharger l’ensemble de la pile de mise en réseau et de stockage du processeur hôte vers l’IPU. En déchargeant les plans de contrôle et de données de l’hôte sur l’IPU, les fournisseurs de services bénéficient également d’une couche supplémentaire de sécurité et de contrôle, renforcée au niveau matériel par l’IPU.
Offres des partenaires
Découvrez les offres de partenaires basés sur les Altera pour les solutions de cartes FPGA dans la présentation des partenaires Intel.