Caractéristiques
Le compilateur RS a les options suivantes :
- Option de prise en charge des Erasures-supporting : le décodeur RS peut corriger les erreurs de symboles jusqu'au nombre de symboles de vérification, si vous donnez l'emplacement des erreurs au décodeur
- encodage ou décodage variable, vous pouvez varier le nombre total de symboles par code et le nombre de symboles de vérification, en temps réel, de leurs valeurs minimales autorisées jusqu'à leurs valeurs sélectionnées, lorsque vous encodez ou décodez
- Sortie du symbole d'erreur : le décodeur RS trouve les valeurs et l'emplacement des erreurs et ajoute ces valeurs dans le champ Galois à la valeur d'entrée
- Sortie Bit-error – nombre divisé ou nombre complet
Le compilateur RS génère une fonction RS entièrement paramétrable, vous permettant de définir les paramètres suivants :
- Nombre de bits par symbole
- Nombre de symboles par code
- Nombre de symboles par code
- Polynome sur le terrain
- Première racine du polynôme du générateur
- Espace entre les racines dans le polynome des générateurs
La fonction RS offre les autres caractéristiques suivantes :
- Caractéristiques du décodeur :
- Option variable
- Option de prise en charge des Erasures-supporting
- L'encodeur dispose d'architectures variables
- Prise en charge des mots de code raccourcis
- Conforme aux recommandations du comité consultatif pour les systèmes de données spatiaux (CCSDS) pour le codage des canaux de télémétrie, mai 1999
- Modèles de simulation fonctionnelle de propriété intellectuelle (IP) à utiliser dans les simulateurs VHDL et Verilog HDL supportés par Intel® FPGA.
- Interface IP Toolbench facile à utiliser :
- Génère l'encodeur ou le décodeur paramétré
- Génère un banc d'essai personnalisé et un script Tcl personnalisé
- DSP Builder pour les FPGA d'Intel® est prêt.