La version de votre navigateur n'est pas recommandée pour ce site. Vous pouvez télécharger la version la plus récente en cliquant sur l'un des liens suivants.
Le Kit de développement 100G, Stratix® V GX Edition, est nécessaire a l'évaluation précise les modèles 100G en permettant ce qui suit :
Prise en charge des interfaces de ligne 10G/40G et 100G par le biais de modules optiques.
Prise en charge des applications nécessitant des interfaces de mémoire externe, grâce à des banques de mémoire DDR3 6x32 bits et QDRII BL2 1x36 et 1x18 bits.
Utilisation des interfaces système par le biais de deux paires de connecteurs FCI AirMax
Analyse de chemins de données complète entre les lignes (modules optiques) et les systèmes (connecteur AirMax).
Évaluation des performances de l'émetteur-récepteur jusqu'à 12,5 Gbit/s.
Vérification de la conformité de la connexion physique aux supports (PMA) aux normes 10G/40G/100G Ethernet, Interlaken, CEI-6G/11G et à d'autres normes majeures.
Validation de l'interopérabilité entre les modules optiques, comme SFP, SFP+, QSFP et CFP.
Tableau 1. Informations sur la commande du kit de développement 100G, Stratix® V GX Edition
Code de commande
Prix
Infos commandes
DK-100G-5SGXEA7N
24 995 $
Pour l'Amérique du Nord, appelez au 1-888-800-0631 ou contactez votre distributeur local.
Pour les ventes à l'international, veuillez contacter votre distributeur local.
L'acheteur déclare être un développeur de produits, un développeur de logiciels ou un intégrateur de systèmes et reconnaît que ce produit est un kit d'évaluation non autorisé par la FCC, qu'il est mis à disposition uniquement à des fins d'évaluation et de développement de logiciels et qu'il ne peut être revendu.
Contenu du kit de développement
Le Kit de développement 100G, Stratix® V GX Edition, présente les caractéristiques suivantes :
Carte de développement Stratix® V GX
Appareil présenté : 5SGXEA7N2F45C2N
EPM2210F324C3N, CPLD MAX® II 324 broches
Configuration FPGA
Configuration FPP (Fast Passive Parallel)
Stockage flash de 1 Go pour deux images de configuration (usine et utilisateur)
Câble USB-Blaster™ II embarqué à utiliser avec le module de programmation Intel® Quartus® Prime, le logiciel Nios® II et la console système
Embase JTAG pour câble USB-Blaster externe
Mémoire
Douze SDRAM DDR3 de 2 Go
Deux SRAM QDR II de 72 Mo
Entrée/sortie générale de l'utilisateur
Quatre boutons-poussoirs utilisateur
Deux commutateurs DIP
Huit DEL utilisateur
LCD à deux lignes de caractères
Dix DEL d'état de configuration
Composants et interfaces
10/100/100 Ethernet PHY et jack RJ-45
48 canaux d'émetteur-récepteur
Deux canaux d'interface SMA
Quatre canaux d'interface SFP+
Huit canaux d'interface QSFP
10 canaux d'interface CFP
24 canaux d'interface Interlaken
Circuit de mesure de la température
Température de la matrice
Alimentation
Entrée 19 V CC
Jack de 2,5 mm pour entrée d'alimentation CC
Commutateur d'alimentation à glissement Marche/Arrêt
Circuit de mesure d'alimentation embarqué
Logiciel de conception Intel® Quartus® Prime, Development Kit Edition (DKE)
Licence d'utilisation de la version complète du logiciel de conception Intel® Quartus® Prime pour un an.
Tableau 2. Documentation du Kit de développement 100G, Stratix® V GX Edition
Installation complète de tous les fichiers inclus dans le kit de développement, notamment du manuel de référence, du guide d'utilisation, du guide de prise en main, de la nomenclature, de la disposition, de la carte de circuits imprimés, des schémas, du fichier d'exemple de BUP (Board Update Portal), etc.
Installation complète de tous les fichiers inclus dans le kit de développement, notamment du manuel de référence, du guide d'utilisation, du guide de prise en main, de la nomenclature, de la disposition, de la carte de circuits imprimés, des schémas, du fichier d'exemple de BUP (Board Update Portal), etc.