FPGA Intel® Cyclone® 10 GX
Le FPGA Intel® Cyclone® 10 GX est le premier appareil à faible coût construit sur un processus 20 nm hautes performances, offrant un avantage en termes de performances pour les applications qui requièrent une bonne rentabilité.
Voir aussi : Logiciel de conception FPGA, boutique de conception, téléchargements, communauté et assistance technique
FPGA Intel® Cyclone® 10 GX
Architecture
Le FPGA Intel® Cyclone® 10 GX a adopté une structure d'E/S en colonne avec des émetteurs-récepteurs de 12,5 Gbit/s sur le côté gauche de la matrice. Les GPIO dans les colonnes verticales sont dans des banques de 48 E/S, chacune avec un contrôleur de mémoire à haut rendement et une boucle à verrouillage de phase d'E/S (PLL). Chaque banque GPIO prend également en charge les paires LVDS, chaque paire ayant des tampons d'entrée et de sortie différentiels permettant aux utilisateurs de configurer la direction LVDS pour chaque paire à 1,4 Gbit/s.
DSP Blocks
Les appareils Intel® Cyclone® 10 GX ont été améliorés avec des opérateurs à virgule flottante renforcés dans le bloc de traitement numérique du signal (DSP) de l'appareil. Le bloc DSP à précision variable Intel® Cyclone® 10 GX FPGA introduit un nouveau mode virgule flottante qui offre des performances en virgule flottante révolutionnaires.
Avec les trois modes disponibles pour les blocs DSP du périphérique Intel® Cyclone® 10 GX (virgule fixe de précision standard (multiplicateurs de virgule fixe de 18 bits), virgule fixe de haute précision (multiplicateurs de virgule fixe de 27 bits) et simple précision en virgule flottante), les concepteurs peuvent implémenter une variété d'algorithmes qui nécessitent des opérations en virgule fixe jusqu'aux opérations en virgule flottante double précision conformes à la norme IEEE 754. Le traitement en virgule flottante renforcé offre aux concepteurs la possibilité d'implémenter des algorithmes en virgule flottante avec des performances et une efficacité énergétique similaires à celles en virgule fixe. Cela peut être réalisé sans aucun compromis sur la puissance, la surface ou la densité et sans perte de caractéristiques ou de fonctionnalités en virgule fixe.
Interfaces de mémoire externe
Les appareils Intel® Cyclone® 10 GX fournissent une architecture efficace qui permet jusqu'à 72 bits de largeur d'interfaces mémoire DDR3 jusqu'à 1 866 Mbit/s. Cela permet de prendre en charge un niveau élevé de bande passante système dans la petite structure de banc d'E/S modulaire. Les E/S sont conçues pour fournir une prise en charge hautes performances des normes de mémoire externe existantes et émergentes.
Par rapport à la génération précédente de FPGA Cyclone®, la nouvelle architecture et la solution offrent les avantages suivants :
- Temporisation pré-fermée dans le contrôleur et à partir du contrôleur au PHY
- Placement plus facile des broches
Pour des performances et une flexibilité maximales, l'architecture offre un contrôleur de mémoire dur et un PHY dur pour les interfaces clés.
- La solution offre des interfaces de mémoire externe entièrement renforcées pour plusieurs protocoles
- Les appareils comportent des colonnes d'E/S qui sont mélangées dans la structure logique centrale au lieu de banques d'E/S sur la périphérie de l'appareil
- Un seul bloc processeur Nios® II dur calibre toutes les interfaces mémoire dans une colonne d'E/S
- Les colonnes d'E/S sont composées de groupes de modules d'E/S appelés bancs d'E/S
- Chaque banque d'E/S contient une PLL entière dédiée (IO_PLL), un contrôleur de mémoire matérielle et une boucle à verrouillage de retard
- L'arborescence d'horloge PHY est plus courte que celle des appareils Cyclone® de la génération précédente et ne couvre qu'une seule banque d'E/S
Atténuation des perturbations en cas d'événement unique (SEU)
Les perturbations à événement unique (SEU) sont des changements rares et involontaires de l'état des éléments de la mémoire interne causés par les effets des rayonnements. Le changement d'état entraîne une erreur logicielle et il n'y a aucun dommage permanent à l'appareil.
Les FPGA Intel® Cyclone® 10 GX garantissent une fiabilité élevée et des capacités d'atténuation SEU spécifiques.
- Détection et correction SEU avancées (ASD)
- Détection des erreurs par le nettoyage du contrôle de redondance cyclique (CRC) avec correction automatique
- Traitement de la sensibilité
- Balisage hiérarchique
- Injection d’erreurs
- Utilisez-le pour caractériser, tester et améliorer vos conceptions.
Émetteurs-récepteurs (12,5 Gbit/s)
Les appareils Intel® Cyclone® 10 GX offrent jusqu'à 12 canaux d'émetteur-récepteur à faible latence avec des techniques avancées intégrées de conditionnement de signal analogique haute débit et de récupération de données d'horloge pour les applications puce à puce.
Le périphérique Intel® Cyclone® 10 GX offre une fréquence maximale de 12,5 Gbit/s par E/S d'émetteur-récepteur pour les communications puce à puce. Le périphérique Intel® Cyclone® 10 GX permet également des protocoles à débit plus élevé, tels que GigE Vision, USB 3.1, CoaXPress, Camera Link, DisplayPort 1.3 et HDMI dans une solution à faible coût. Les appareils Intel® Cyclone® 10 GX prennent également en charge le pilotage du fond de panier à des débits de données allant jusqu'à 6,6 Gbit/s.
Réseau de colonnes de banques d'E/S d'émetteur-récepteur sur la périphérie gauche de l'appareil ; chaque banque contient six canaux d'émetteur-récepteur. Les appareils Intel® Cyclone® 10 GX incluent également un bloc PCI Express* Gen2 IP dur pour les applications, telles que la connexion à un processeur Intel® externe.
Processeur Nios® II
Le processeur Nios® II, le processeur le plus polyvalent au monde, selon Gartner Research, est le processeur logiciel le plus largement utilisé dans le secteur des FPGA. Le processeur Nios® II offre une flexibilité sans précédent pour vos besoins de traitement d'applications sensibles aux coûts, en temps réel, critiques pour la sécurité (DO-254) et optimisées ASIC.
La famille de processeurs Nios® II se compose de deux cœurs d'architecture Harvard 32 bits configurables :
- Rapide (/f core) : pipeline à six étages optimisé pour des performances optimales, unité de gestion de la mémoire (MMU) ou unité de protection de la mémoire (MPU) en option
- Économique (/ core) : optimisé pour les plus petites tailles et disponible gratuitement (aucune licence requise)
Vous avez besoin de booster vos performances ? Pas de problème... L'accélération matérielle est aussi simple que d'utiliser la logique programmable d'un FPGA pour décharger et accélérer les tâches qui sont généralement implémentées dans un logiciel d'application. En savoir plus sur la page web du processeur Nios® II
Pour plus d'informations sur les outils de développement de logiciels gratuits, visitez la page web Nios® II - Outils de conception de processeur.
Pour la formation sur le processeur Nios® II, visitez la page web Intel® FPGA Technical Training.
Autres ressources
Découvrez d'autres contenus liés aux dispositifs Intel® FPGA, notamment les cartes de développement, la propriété intellectuelle, l'assistance, etc.

Ressources d'assistance
Centre de ressources pour la formation, la documentation, les téléchargements, les outils et les options d'assistance.

Cartes de développement
Commencez avec nos FPGA et accélérez votre mise sur le marché grâce au matériel et aux conceptions validés par Intel.

Propriété intellectuelle
Raccourcissez votre cycle de conception grâce à un large portefeuille de cœurs IP et de conceptions de référence validés par Intel.

Logiciel de conception FPGA
Découvrez le logiciel Quartus Prime et sa suite d'outils d'amélioration de la productivité qui vous permettent de réaliser rapidement vos conceptions matérielles et logicielles.

Contact commercial
Contactez le service commercial pour vos besoins en matière de conception et d'accélération du produit Intel® FPGA.

Points de vente
Contactez un distributeur Intel® agréé dès aujourd'hui.