FPGA Intel® Stratix® 10 SX 850

Caractéristiques techniques

Spécifications d'envoi

Infos essentielles

Ressources

Configuration E/S

Technologies avancées

Spécifications du package

Infos supplémentaires

Commande et conformité

Commande et spécifications

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43E1VG

  • MM# 983696
  • Code de spécification SREN8
  • Code de commande 1SX085HN1F43E1VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43E2LG

  • MM# 983699
  • Code de spécification SREN9
  • Code de commande 1SX085HN1F43E2LG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43E2VG

  • MM# 983701
  • Code de spécification SRENA
  • Code de commande 1SX085HN1F43E2VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43I1VG

  • MM# 983704
  • Code de spécification SRENB
  • Code de commande 1SX085HN1F43I1VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43I2LG

  • MM# 983713
  • Code de spécification SRENC
  • Code de commande 1SX085HN1F43I2LG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN1F43I2VG

  • MM# 983717
  • Code de spécification SREND
  • Code de commande 1SX085HN1F43I2VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43E1VG

  • MM# 983718
  • Code de spécification SRENE
  • Code de commande 1SX085HN2F43E1VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43E2LG

  • MM# 983719
  • Code de spécification SRENF
  • Code de commande 1SX085HN2F43E2LG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43E2VG

  • MM# 983720
  • Code de spécification SRENG
  • Code de commande 1SX085HN2F43E2VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I1VG

  • MM# 983721
  • Code de spécification SRENH
  • Code de commande 1SX085HN2F43I1VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2LG

  • MM# 983722
  • Code de spécification SRENJ
  • Code de commande 1SX085HN2F43I2LG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2VG

  • MM# 983723
  • Code de spécification SRENK
  • Code de commande 1SX085HN2F43I2VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E1VG

  • MM# 983724
  • Code de spécification SRENL
  • Code de commande 1SX085HN3F43E1VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E2LG

  • MM# 983725
  • Code de spécification SRENM
  • Code de commande 1SX085HN3F43E2LG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E2VG

  • MM# 983726
  • Code de spécification SRENN
  • Code de commande 1SX085HN3F43E2VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E3VG

  • MM# 983728
  • Code de spécification SRENP
  • Code de commande 1SX085HN3F43E3VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E3XG

  • MM# 983729
  • Code de spécification SRENQ
  • Code de commande 1SX085HN3F43E3XG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I1VG

  • MM# 983730
  • Code de spécification SRENR
  • Code de commande 1SX085HN3F43I1VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I2LG

  • MM# 983731
  • Code de spécification SRENS
  • Code de commande 1SX085HN3F43I2LG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I2VG

  • MM# 983732
  • Code de spécification SRENT
  • Code de commande 1SX085HN3F43I2VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I3VG

  • MM# 983733
  • Code de spécification SRENU
  • Code de commande 1SX085HN3F43I3VG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I3XG

  • MM# 983734
  • Code de spécification SRENV
  • Code de commande 1SX085HN3F43I3XG
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2VGAS

  • MM# 986638
  • Code de spécification SRF06
  • Code de commande 1SX085HN2F43I2VGAS
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I3VGAS

  • MM# 986639
  • Code de spécification SRF07
  • Code de commande 1SX085HN3F43I3VGAS
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2LGAS

  • MM# 999GHJ
  • Code de spécification SRFWH
  • Code de commande 1SX085HN2F43I2LGAS
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43E3VGAS

  • MM# 999N3R
  • Code de spécification SRGVK
  • Code de commande 1SX085HN3F43E3VGAS
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2LGBK

  • MM# 99A7MJ
  • Code de spécification SRKC1
  • Code de commande 1SX085HN2F43I2LGBK
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN2F43I2VGBK

  • MM# 99A7MN
  • Code de spécification SRKC2
  • Code de commande 1SX085HN2F43I2VGBK
  • Progression A1
  • MDDS - Content ID 707681

Intel® Stratix® 10 SX 850 FPGA 1SX085HN3F43I3VGBK

  • MM# 99A7MW
  • Code de spécification SRKC3
  • Code de commande 1SX085HN3F43I3VGBK
  • Progression A1
  • MDDS - Content ID 707681

Informations de conformité commerciale

  • ECCN 5A002U
  • CCATS G178951
  • US HTS 8542390001

Informations PCN

SREN9

SREN8

SRENG

SRENF

SRENE

SRGVK

SREND

SRENC

SRENB

SRENA

SRKC1

SRKC2

SRKC3

SRFWH

SRENN

SRENM

SRENL

SRENK

SRENJ

SRENH

SRENV

SRF07

SRENU

SRF06

SRENT

SRENS

SRENR

SRENQ

SRENP

Pilotes et logiciels

Pilotes et logiciels les plus récents

Téléchargements disponibles:
Tous

Nom

Date de lancement

Date à laquelle le produit a été commercialisé pour la première fois.

Lithographie

La lithographie fait référence à la technologie de gravure utilisée pour fabriquer un circuit intégré et exprimée en nanomètres (nm). Elle indique la taille des fonctions intégrées sur le semi-conducteur.

Éléments logiques (EL)

Les éléments logiques (EL) sont les plus petites unités de logique de l'architecture Intel® FPGA. Les EL sont compacts et fournissent des fonctionnalités avancées avec une utilisation efficace de la logique.

Modules logiques adaptatifs (ALM)

Le module logique adaptatif (ALM, Adaptive Logic Module) est le composant de base logique des appareils Intel® FPGA pris en charge. Il est conçu pour optimiser les performances et l'utilisation. Chaque ALM a plusieurs modes de fonctionnement différents, et peut mettre en œuvre une variété de fonctions logiques combinatoires et séquentielles différentes.

Registres du module logique adaptatif (ALM)

Les registres ALM sont les bits de registre (bascules) qui sont contenus dans les ALM et sont utilisés pour mettre en œuvre une logique séquentielle.

Boucles de structure et d'E/S à phase asservie (PLL)

Les PLL de tissu et d'E/S sont utilisées pour simplifier la conception et la mise en œuvre des réseaux d'horloge dans l'infrastructure Intel® FPGA, ainsi que les réseaux d'horloge associés aux cellules d'E/S dans l'appareil.

Mémoire embarquée maximale

La capacité totale de tous les blocs de mémoire intégrés dans l'infrastructure programmable de l'appareil Intel® FPGA.

Blocs DSP (Digital Signal Processing)

Le bloc de traitement du signal numérique (DSP, Digital Signal Processing) est le composant de base mathématique des appareils Intel® FPGA pris en charge. Il contient des multiplicateurs et des accumulateurs hautes performances permettant de mettre en œuvre diverses fonctions de traitement du signal numérique.

Format DSP (Digital Signal Processing)

Selon la famille d'appareils Intel® FPGA, le bloc DSP prend en charge différents formats tels que la virgule flottante dure, la virgule fixe dure, la multiplication et l'accumulation, et la multiplication uniquement.

Système processeur matériel (HPS)

Le système de processeur matériel (HPS, Hard Processor System) est un système complet de processeur matériel contenu dans l'infrastructure Intel® FPGA.

Contrôleurs de mémoire matériels

Les contrôleurs de mémoire matériels sont utilisés pour permettre la mise en place de systèmes de mémoire externe hautes performances attachés à Intel® FPGA. Un contrôleur de mémoire matériel permet d'économiser de l'énergie et des ressources FPGA par rapport à un contrôleur de mémoire souple équivalent, et prend en charge un fonctionnement à plus haute fréquence.

Interfaces de mémoire externes (EMIF)

Les protocoles d'interface de mémoire externe pris en charge par l'appareil Intel® FPGA.

Nombre maximal d'E/S utilisateur

Le nombre maximum de broches d'E/S à usage général dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Prise en charge des normes d'E/S

Les normes d'interface d'E/S à usage général prises en charge par l'appareil Intel® FPGA.

Nbre maximal de paires LVDS

Le nombre maximum de paires LVDS qui peuvent être configurées dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible. Reportez-vous à la documentation de l'appareil pour connaître le nombre réel de paires LVDS RX et TX par type de conditionnement.

Nombre maximal d'émetteurs-récepteurs sans retour à zéro (NRZ, Non-Return to Zero)

Le nombre maximum d'émetteurs-récepteurs NRZ dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Débit de données maximal sans retour à zéro (NRZ)

Le débit maximal de données NRZ qui est pris en charge par les émetteurs-récepteurs NRZ.
† Le débit de données réel peut être inférieur en fonction de la vitesse de l'émetteur-récepteur.

IP matérielle de protocole d'émetteur-récepteur

Propriété intellectuelle matérielle disponible dans l'appareil Intel® FPGA pour prendre en charge les émetteurs-récepteurs série à haute vitesse. La propriété intellectuelle matérielle du protocole de l'émetteur-récepteur permet d'économiser de l'énergie et des ressources FPGA par rapport à la propriété intellectuelle logicielle équivalente, et simplifie la mise en œuvre du protocole série.

Hyper-registres

Les hyper-registres sont des bits de registre supplémentaires (bascules) situés dans l'interconnexion de certaines familles d'appareils Intel® FPGA, ce qui permet de re-synchroniser et de pipeliner l'interconnexion pour permettre une fréquence d'horloge plus élevée dans l'infrastructure FPGA.

Sécurité du flux binaire des FPGA

En fonction de la famille de périphériques Intel® FPGA, plusieurs fonctions de sécurité permettant d'empêcher la copie du flux binaire du client et de détecter les tentatives de piratage de l'appareil pendant son fonctionnement sont disponibles.

Options de packages

Les appareils Intel® FPGA sont disponibles dans différentes tailles de conditionnement, avec différents nombres d'E/S et d'émetteurs-récepteurs, pour répondre aux besoins des systèmes des clients.