FPGA Intel® Stratix® 10 MX 1650

Caractéristiques techniques

Spécifications d'envoi

Infos essentielles

Technologies avancées

Spécifications du package

Infos supplémentaires

Commande et conformité

Commande et spécifications

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU1F53E1VG

  • MM# 985054
  • Code de spécification SRETG
  • Code de commande 1SM16BHU1F53E1VG
  • Progression B0
  • MDDS - Content ID 706259

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU1F53E2VG

  • MM# 985055
  • Code de spécification SRETH
  • Code de commande 1SM16BHU1F53E2VG
  • Progression B0
  • MDDS - Content ID 706259

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU2F53E1VG

  • MM# 985056
  • Code de spécification SRETJ
  • Code de commande 1SM16BHU2F53E1VG
  • Progression B0
  • MDDS - Content ID 706259

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU2F53E2VG

  • MM# 985057
  • Code de spécification SRETK
  • Code de commande 1SM16BHU2F53E2VG
  • Progression B0
  • MDDS - Content ID 706259

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU3F53E1VG

  • MM# 985058
  • Code de spécification SRETL
  • Code de commande 1SM16BHU3F53E1VG
  • Progression B0
  • MDDS - Content ID 706259

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU3F53E2VG

  • MM# 985059
  • Code de spécification SRETM
  • Code de commande 1SM16BHU3F53E2VG
  • Progression B0
  • MDDS - Content ID 706259

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU3F53E3VG

  • MM# 985062
  • Code de spécification SRETN
  • Code de commande 1SM16BHU3F53E3VG
  • Progression B0
  • MDDS - Content ID 706259

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU1F53E1VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU1F53E2VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU2F53E1VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU2F53E2VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU3F53E1VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU3F53E2VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU3F53E3VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU1F55E1VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU1F55E2VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU2F55E1VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU2F55E2VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU3F55E3VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU3F55E2VG

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU2F53E2VGAS

  • MM# 999GKA
  • Code de spécification SRFXE
  • Code de commande 1SM16BHU2F53E2VGAS
  • Progression B0
  • MDDS - Content ID 706259

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU3F55E3VGAS

  • MM# 999GKL
  • Code de spécification SRFXL
  • Code de commande 1SM16BEU3F55E3VGAS
  • Progression B0
  • MDDS - Content ID 800035

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU3F55E3VGBK

  • MM# 99A7V2
  • Code de spécification SRKDF
  • Code de commande 1SM16BEU3F55E3VGBK
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU2F53E2VGBK

  • MM# 99A7W1
  • Code de spécification SRKE3
  • Code de commande 1SM16BHU2F53E2VGBK
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU1F53E2VGNE

  • MM# 99AKXA
  • Code de spécification SRL11
  • Code de commande 1SM16BHU1F53E2VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU2F53E1VGNE

  • MM# 99AKXC
  • Code de spécification SRL12
  • Code de commande 1SM16BHU2F53E1VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU2F53E2VGNE

  • MM# 99AKXD
  • Code de spécification SRL13
  • Code de commande 1SM16BHU2F53E2VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU3F53E1VGNE

  • MM# 99AKXF
  • Code de spécification SRL14
  • Code de commande 1SM16BHU3F53E1VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU3F53E2VGNE

  • MM# 99AKXG
  • Code de spécification SRL15
  • Code de commande 1SM16BHU3F53E2VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU3F53E3VGNE

  • MM# 99AKXH
  • Code de spécification SRL16
  • Code de commande 1SM16BHU3F53E3VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU1F55E1VGNE

  • MM# 99AKXJ
  • Code de spécification SRL17
  • Code de commande 1SM16BEU1F55E1VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU1F55E2VGNE

  • MM# 99AKXK
  • Code de spécification SRL18
  • Code de commande 1SM16BEU1F55E2VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU2F55E1VGNE

  • MM# 99AKXL
  • Code de spécification SRL19
  • Code de commande 1SM16BEU2F55E1VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU3F55E1VGNE

  • MM# 99AKXM
  • Code de spécification SRL1A
  • Code de commande 1SM16BEU3F55E1VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU3F55E3VGNE

  • MM# 99AKXN
  • Code de spécification SRL1B
  • Code de commande 1SM16BEU3F55E3VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU1F53E1VGNE

  • MM# 99AKXV
  • Code de spécification SRL1C
  • Code de commande 1SM16CHU1F53E1VGNE
  • Progression B0
  • MDDS - Content ID 809465

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU1F53E2VGNE

  • MM# 99AKZ6
  • Code de spécification SRL1H
  • Code de commande 1SM16CHU1F53E2VGNE
  • Progression B0
  • MDDS - Content ID 809465

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU2F53E1VGNE

  • MM# 99AKZ8
  • Code de spécification SRL1J
  • Code de commande 1SM16CHU2F53E1VGNE
  • Progression B0
  • MDDS - Content ID 809465

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU2F53E2VGNE

  • MM# 99AKZ9
  • Code de spécification SRL1K
  • Code de commande 1SM16CHU2F53E2VGNE
  • Progression B0
  • MDDS - Content ID 809465

Intel® Stratix® 10 MX 1650 FPGA 1SM16BHU1F53E1VGNE

  • MM# 99AL0G
  • Code de spécification SRL24
  • Code de commande 1SM16BHU1F53E1VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU2F55E2VGNE

  • MM# 99AL0H
  • Code de spécification SRL25
  • Code de commande 1SM16BEU2F55E2VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16BEU3F55E2VGNE

  • MM# 99AL0J
  • Code de spécification SRL26
  • Code de commande 1SM16BEU3F55E2VGNE
  • Progression B0

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU3F53E1VGNE

  • MM# 99AL0M
  • Code de spécification SRL29
  • Code de commande 1SM16CHU3F53E1VGNE
  • Progression B0
  • MDDS - Content ID 809465

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU3F53E2VGNE

  • MM# 99AL0N
  • Code de spécification SRL2A
  • Code de commande 1SM16CHU3F53E2VGNE
  • Progression B0
  • MDDS - Content ID 809465

Intel® Stratix® 10 MX 1650 FPGA 1SM16CHU3F53E3VGNE

  • MM# 99AL0P
  • Code de spécification SRL2B
  • Code de commande 1SM16CHU3F53E3VGNE
  • Progression B0
  • MDDS - Content ID 809465

Informations de conformité commerciale

  • ECCN 3A001.A.7.B
  • CCATS G171972
  • US HTS 8542390001

Informations PCN

SRFXE

SRL1A

SRL1B

SRL1C

SRETM

SREZS

SRL14

SRETL

SREZR

SRL15

SRETK

SREZQ

SRL16

SRETJ

SREZP

SRL17

SRFXL

SRL18

SRETH

SREZN

SRL19

SRETG

SRL11

SRL12

SRL13

SRKE3

SRL2A

SRL2B

SRL25

SRL26

SRL29

SRETU

SRETT

SRETS

SRETR

SRETQ

SRETP

SRKDF

SRETN

SRL24

SRL1H

SRL1J

SRETV

SRF01

SRL1K

Pilotes et logiciels

Pilotes et logiciels les plus récents

Téléchargements disponibles:
Tous

Nom

Date de lancement

Date à laquelle le produit a été commercialisé pour la première fois.

Lithographie

La lithographie fait référence à la technologie de gravure utilisée pour fabriquer un circuit intégré et exprimée en nanomètres (nm). Elle indique la taille des fonctions intégrées sur le semi-conducteur.

Éléments logiques (EL)

Les éléments logiques (EL) sont les plus petites unités de logique de l'architecture Intel® FPGA. Les EL sont compacts et fournissent des fonctionnalités avancées avec une utilisation efficace de la logique.

Modules logiques adaptatifs (ALM)

Le module logique adaptatif (ALM, Adaptive Logic Module) est le composant de base logique des appareils Intel® FPGA pris en charge. Il est conçu pour optimiser les performances et l'utilisation. Chaque ALM a plusieurs modes de fonctionnement différents, et peut mettre en œuvre une variété de fonctions logiques combinatoires et séquentielles différentes.

Registres du module logique adaptatif (ALM)

Les registres ALM sont les bits de registre (bascules) qui sont contenus dans les ALM et sont utilisés pour mettre en œuvre une logique séquentielle.

Boucles de structure et d'E/S à phase asservie (PLL)

Les PLL de tissu et d'E/S sont utilisées pour simplifier la conception et la mise en œuvre des réseaux d'horloge dans l'infrastructure Intel® FPGA, ainsi que les réseaux d'horloge associés aux cellules d'E/S dans l'appareil.

Mémoire embarquée maximale

La capacité totale de tous les blocs de mémoire intégrés dans l'infrastructure programmable de l'appareil Intel® FPGA.

Mémoire à bande passante maximale

La capacité totale de toutes les piles de mémoire à large bande passante dans l'appareil Intel® FPGA.
† Le nombre réel peut être inférieur en fonction de l'emballage.

Blocs DSP (Digital Signal Processing)

Le bloc de traitement du signal numérique (DSP, Digital Signal Processing) est le composant de base mathématique des appareils Intel® FPGA pris en charge. Il contient des multiplicateurs et des accumulateurs hautes performances permettant de mettre en œuvre diverses fonctions de traitement du signal numérique.

Format DSP (Digital Signal Processing)

Selon la famille d'appareils Intel® FPGA, le bloc DSP prend en charge différents formats tels que la virgule flottante dure, la virgule fixe dure, la multiplication et l'accumulation, et la multiplication uniquement.

Contrôleurs de mémoire matériels

Les contrôleurs de mémoire matériels sont utilisés pour permettre la mise en place de systèmes de mémoire externe hautes performances attachés à Intel® FPGA. Un contrôleur de mémoire matériel permet d'économiser de l'énergie et des ressources FPGA par rapport à un contrôleur de mémoire souple équivalent, et prend en charge un fonctionnement à plus haute fréquence.

Interfaces de mémoire externes (EMIF)

Les protocoles d'interface de mémoire externe pris en charge par l'appareil Intel® FPGA.

Nombre maximal d'E/S utilisateur

Le nombre maximum de broches d'E/S à usage général dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Prise en charge des normes d'E/S

Les normes d'interface d'E/S à usage général prises en charge par l'appareil Intel® FPGA.

Nbre maximal de paires LVDS

Le nombre maximum de paires LVDS qui peuvent être configurées dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible. Reportez-vous à la documentation de l'appareil pour connaître le nombre réel de paires LVDS RX et TX par type de conditionnement.

Nombre maximal d'émetteurs-récepteurs sans retour à zéro (NRZ, Non-Return to Zero)

Le nombre maximum d'émetteurs-récepteurs NRZ dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Débit de données maximal sans retour à zéro (NRZ)

Le débit maximal de données NRZ qui est pris en charge par les émetteurs-récepteurs NRZ.
† Le débit de données réel peut être inférieur en fonction de la vitesse de l'émetteur-récepteur.

Nombre maximal d'émetteurs-récepteurs à modulation d'impulsions en amplitude (PAM4, Pulse-Amplitude Modulation)

Le nombre maximum d'émetteurs-récepteurs PAM4 dans l'appareil Intel® FPGA, dans le plus grand conditionnement disponible.
† Le nombre réel peut être inférieur en fonction du conditionnement.

Débit de données maximal à modulation d'impulsions en amplitude (PAM4)

Le débit maximum de données PAM4 qui est pris en charge par les émetteurs-récepteurs PAM4.
† Le débit de données réel peut être inférieur en fonction de la vitesse de l'émetteur-récepteur.

IP matérielle de protocole d'émetteur-récepteur

Propriété intellectuelle matérielle disponible dans l'appareil Intel® FPGA pour prendre en charge les émetteurs-récepteurs série à haute vitesse. La propriété intellectuelle matérielle du protocole de l'émetteur-récepteur permet d'économiser de l'énergie et des ressources FPGA par rapport à la propriété intellectuelle logicielle équivalente, et simplifie la mise en œuvre du protocole série.

Hyper-registres

Les hyper-registres sont des bits de registre supplémentaires (bascules) situés dans l'interconnexion de certaines familles d'appareils Intel® FPGA, ce qui permet de re-synchroniser et de pipeliner l'interconnexion pour permettre une fréquence d'horloge plus élevée dans l'infrastructure FPGA.

Sécurité du flux binaire des FPGA

En fonction de la famille de périphériques Intel® FPGA, plusieurs fonctions de sécurité permettant d'empêcher la copie du flux binaire du client et de détecter les tentatives de piratage de l'appareil pendant son fonctionnement sont disponibles.

Options de packages

Les appareils Intel® FPGA sont disponibles dans différentes tailles de conditionnement, avec différents nombres d'E/S et d'émetteurs-récepteurs, pour répondre aux besoins des systèmes des clients.