DSP à précision variable
DSP à précision variable
Premier FPGA sur le marché avec virgule flottante IEEE 754
Les applications de traitement du signal numérique (DSP) hautes performances nécessitent de plus en plus une précision supérieure dans une plage supérieure à 18 bits. De nombreuses applications sont à l'origine de ce besoin de précision et de portée plus élevées :
- Systèmes radar qui doivent prendre en charge une résolution plus élevée et des architectures multi-antennes
- Cartes de canal de station de base sans fil pour le traitement multi-entrées-sorties (MIMO)
- Applications médicales et de test pour le filtrage de très haute précision et les transformations de Fourier rapides (FFT)
Pour répondre aux demandes de traitement de signal de plus haute précision, nous avons développé le premier bloc DSP à précision variable sur le marché disponible dans tous les appareils de 28 nm.
Pour les appareils 20 nm et 14 nm, nous avons révolutionné les blocs DSP pour offrir le premier bloc DSP sur le marché avec des multiplicateurs et des additionneurs à virgule flottante renforcés. Cette dernière innovation architecturale permet à chaque bloc DSP d'être configuré au moment de la compilation en mode virgule flottante IEEE 754, précision standard (18 bits) ou haute précision (27 bits). Le bloc DSP à précision variable est optimisé par famille pour répondre aux exigences DSP strictes ciblé par chaque famille Intel® FPGA.
Pour plus d'informations, téléchargez le document d'information Le premier FPGA à virgule flottante (PDF) sur le marché.
Pour en savoir plus :