Ressources de solutions basées sur des modèles

Concevoir des documents de référence et des webdiffusions

Titre Descriptif
Analyse indépendante de BDTi du flux de conception de DSP à virgule flottante et des performances sur les FPGA Intel® 28 nm (PDF) Lire une évaluation de la solution à virgule flottante Intel® FPGA par BDTi, une société d'analyse technologique indépendante. L'évaluation comprend un exemple de conception à virgule flottante d'inversion de matrice et met en évidence les résultats de performance et la facilité d'utilisation du flux d'outils à virgule flottante.
Division à virgule flottante correctement arrondie pour les FPGA compatibles DSP (PDF) Lire l'article primé de FPL 2012 sur les architectures de division à virgule flottante améliorées disponibles dans DSP Builder Advanced Blockset.
Utilisation de FPGA à virgule flottante pour le DSP dans le radar (PDF) Ce livre blanc décrit les avantages de l'utilisation du traitement à virgule flottante dans les FPGA pour le DSP dans les applications radar.
Optimisez les conceptions de commande de moteur avec un flux de conception FPGA intégré (PDF) Ce livre blanc décrit un flux de conception qui tire parti de l'adaptabilité des FPGA Intel® FPGA, du DSP à précision variable et des outils de conception intégrés au niveau du système pour les conceptions de contrôle de moteur.
Atteindre un TeraFLOPS avec des FPGA 28 nm (PDF) Ce livre blanc décrit comment la technologie à virgule flottante sur les FPGA est non seulement pratique aujourd'hui, mais comment les taux de traitement d'un téraFLOPS sont réalisables et peuvent être implémentés sur une seule puce FPGA.
Tirer parti des avancées des cœurs IP à virgule flottante FPGA (PDF) Ce livre blanc traite des cœurs de propriété intellectuelle (IP) à virgule flottante d'Intel® FPGA qui incluent des fonctions de base, avancées, de multiplication matricielle, d'inversion de matrice et de transformation de Fourier rapide (FFT).
Flux de conception à virgule flottante basé sur le matériel Cet article de DesignCon 2011 est consacré aux problèmes de virgule flottante et présente une implémentation optimale du traitement à virgule flottante.
Avantages du contrôle moteur basé sur FPGA Cet article décrit un système de contrôle moteur basé sur FPGA.
Implémentation du DSP à virgule flottante dans un FPGA (webdiffusion) Avec notre nouveau flux de conception à virgule flottante, vous pouvez désormais facilement implémenter un DSP à virgule flottante sur les FPGA Intel®. Cette webdiffusion donne un aperçu de la façon dont notre flux de conception surmonte les défis de l'implémentation à virgule flottante.
Digital Signal Processing for Radar Applications – conférence à IEEE Long Island, New York le 15 mars 2011 Ce séminaire présente une simulation de radar Doppler pulsé STAP à l'aide d'une implémentation FPGA back-end, qui comprend un modèle d'environnement de système radar, une implémentation optimisée du traitement back-end STAP et une implémentation FPGA.
Comment atteindre 1 000 milliards d'opérations en virgule flottante par seconde dans un FPGA Cet article explique les caractéristiques des FPGA qui manquent de microprocesseurs et comment ils peuvent être exploités pour produire un flux à virgule flottante plus optimal et plus performant.
Notions de base sur le radar - Partie 1 Cet article est la première partie d'une série d'articles en cinq parties sur les bases du radar.
Notions de base sur le radar - Partie 2 Cet article est la deuxième partie d'une série d'articles en cinq parties sur les bases du radar.
Notions de base sur le radar – Partie 3 Cet article est la troisième partie d'une série d'articles en cinq parties sur les bases du radar.
Notions de base sur le radar – Partie 4 Cet article est la quatrième partie d'une série d'articles en cinq parties sur les bases du radar.
Notions de base sur le radar – Partie 5 Cet article est la cinquième partie d'une série d'articles en cinq parties sur les bases du radar.